| COGNOMS:                                                                                                                                                                                                                                  | OM:                                   |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------|
| 3er Control Arquitectura de Computadors                                                                                                                                                                                                   | Curs 2013-2014 Q2                     |
| <ul> <li>Temps: 11:00 a 14:00</li> <li>Poseu clarament amb LLETRES MAJÚSCULES a cada full els cognoms i el l</li> </ul>                                                                                                                   | nom                                   |
| Problema 1. (3 puntos)                                                                                                                                                                                                                    |                                       |
| Queremos ejecutar el siguiente código en una nueva CPU:                                                                                                                                                                                   |                                       |
| for(i=0; i <m; i++)<br="">C[i] = A[i] + 3,5*B[i];</m;>                                                                                                                                                                                    |                                       |
| Los vectores A, B y C son de números en coma flotante de doble precisión (8 vectores A, B y C son 0xA0000000, 0xB0000000 y 0xC0000000 respectivamen                                                                                       | •                                     |
| Analizando el código hemos visto que en 1 iteración del bucle se ejecutan 8 ir operaciones en coma flotante, 2 lecturas de memoria y 1 escritura en memo GRANDE y que el procesador funciona a 2.5 GHz.                                   |                                       |
| a) Calcula el CPI necesario para que este código se ejecute con un rendimier                                                                                                                                                              | nto de 5 GFLOPS.                      |
|                                                                                                                                                                                                                                           |                                       |
| b) Calcula el ancho de banda necesario entre la CPU y la cache de datos para                                                                                                                                                              | alcanzar los 5 GFLOPS.                |
|                                                                                                                                                                                                                                           |                                       |
| Queremos evaluar diferentes tipos de cache de datos con este procesador. To cache de 64B. (Nota: Los vectores A, B y C son varios centenares de miles de ve sea necesario, dad vuestros resultados en función de M, sin tener en cuenta l | eces más grandes que la cache, cuando |
| c) Dada una cache directa con política de escritura copy back con write allo                                                                                                                                                              | cate.                                 |
| <b>Calcula</b> en que línea de cache se mapea A[0], B[0], C[0], A[8], B[8] y C[8].                                                                                                                                                        |                                       |
|                                                                                                                                                                                                                                           |                                       |
| Calcula cuántos fallos de cache se producen al ejecutar el bucle anterior (en f                                                                                                                                                           | unción de M).                         |
|                                                                                                                                                                                                                                           |                                       |
| Calcula cuántos bytes se leen y escriben de Memoria Principal al ejecutar el b                                                                                                                                                            | oucle anterior (en función de M).     |
| Bytes leídos de MP:                                                                                                                                                                                                                       |                                       |
| Bytes escritos en MP:                                                                                                                                                                                                                     |                                       |

| d) Dada una cache 2-asociativa con política de escritura copy back con write allocate y algoritmo de reemplazo |
|----------------------------------------------------------------------------------------------------------------|
| <b>Calcula</b> en que conjunto de cache se mapea A[0], B[0], C[0], A[8], B[8] y C[8].                          |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
| Calcula cuántos fallos de cache se producen al ejecutar el bucle anterior (en función de M).                   |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
| Calcula cuántos bytes se leen y escriben de Memoria Principal al ejecutar el bucle anterior (en función de M). |
| Bytes leídos de MP:                                                                                            |
| Bytes escritos en MP:                                                                                          |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
| e) Dada una cache 2-asociativa con política de escritura write through con write NO allocate y reemplazo LRI   |
| Calcula cuántos fallos de cache se producen al ejecutar el bucle anterior (en función de M).                   |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
| Calcula cuántos bytes se leen / escriben de Memoria Principal al ejecutar el bucle anterior (en función de M). |
| Bytes leídos de MP:                                                                                            |
| Bytes escritos en MP:                                                                                          |
| ,                                                                                                              |
|                                                                                                                |
|                                                                                                                |
| f) Dada una cache 4-asociativa con política de escritura copy back con write allocate y reemplazo LRU.         |
| Calcula en que conjunto de cache se mapea A[0], B[0], C[0], A[8], B[8] y C[8].                                 |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
| Calcula cuántos fallos de cache se producen al ejecutar el bucle anterior (en función de M).                   |
|                                                                                                                |
|                                                                                                                |
|                                                                                                                |
| Calcula cuántos bytes se leen y escriben de Memoria Principal al ejecutar el bucle anterior (en función de M): |
| Bytes leídos de MP:                                                                                            |
| Bytes escritos en MP:                                                                                          |
| Dytes estates en min.                                                                                          |
|                                                                                                                |

| COGNOMS: NON                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 1:                                                                                                                                                                                                  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 3er Control Arquitectura de Computadors                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | Curs 2013-2014 Q2                                                                                                                                                                                   |
| Problema 2. (4 puntos)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                                                                                                     |
| Queremos estudiar el efecto en el rendimiento de la búsqueda y descodificación segmentado superescalar con ejecución fuera de orden de la familia x86. Para programa de prueba P en un simulador parametrizable. Para simplificar el proble que nos puedan causar los accesos a datos y nos centraremos exclusivamente en que suponemos que los accesos a datos siempre aciertan en la cache de datos.                                                                                                                                                                                                          | ello simulamos la ejecución de ur<br>ema ignoraremos las interferencia:                                                                                                                             |
| En los procesadores segmentados pueden transcurrir decenas de ciclos hasta que salto y se conoce si el salto será tomado (taken) o no (not taken). La alternati siempre instrucciones de forma secuencial, con lo que los saltos no tomados no sin embargo los saltos tomados incurren en una penalización que en nuestro pro                                                                                                                                                                                                                                                                                   | iva más simple consiste en busca<br>incurren en ninguna penalización                                                                                                                                |
| Con el simulador hemos obtenido que el 20% de las instrucciones dinámicas de P s son tomados (taken). También hemos obtenido que, en un procesador ideal dono de 0,5 ciclos/instrucción.                                                                                                                                                                                                                                                                                                                                                                                                                        |                                                                                                                                                                                                     |
| a) Calcula el CPI del procesador con búsqueda secuencial de instrucciones.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                                                                                                                                                                                                     |
| Ante tal perdida de rendimiento se ha decidido incorporar un predictor de salto obtenido un CPI de 0,9 ciclos/instrucción. En el diseño propuesto la penalización de 20 ciclos.                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                     |
| b) <b>Calcula</b> la tasa de fallos del predictor de saltos.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                                                                                                                                                                                                     |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                     |
| Finalmente se ha optado por un predictor de saltos más sofisticado, que usaremo una tasa de aciertos del 95% con el que se obtiene un CPI de 0,7 ciclos/instrucción que la lectura de las instrucciones se realizaba de forma ideal. Sabemos que dinámicas y que se realizan $4 \times 10^9$ accesos a la cache de instrucciones, es decir se por instrucción. El numero de accesos a la cache es menor que el numero de inst los procesadores superescalares leen varias instrucciones cada vez que acceden a además que nuestra cache de instrucciones tiene una tasa de fallos de 0,05 fallos, ciclos/fallo. | n. Hasta ahora hemos considerado<br>se ejecutan 10x10 <sup>9</sup> instrucciones<br>realizan sólo 0,4 accesos a la cache<br>rucciones ejecutadas debido a que<br>la cache de instrucciones. Sabemos |
| c) Calcula los ciclos perdidos debidos a los fallos en la cache de instrucciones y                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | el CPI real del procesador.                                                                                                                                                                         |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                     |

El conjunto procesador-cache está conectado a un sistema de memoria principal mediante un único canal de 64 bits al que se ha conectado un DIMM de 4 Gbytes. Este DIMM tiene 8 chips de memoria DDR-SDRAM (Double Data Rate Synchronous DRAM) de un byte de ancho cada uno. El DIMM esta configurado para leer/escribir ráfagas de 64 bytes. La latencia de fila es de 5 ciclos, la latencia de columna de 4 ciclos y la latencia de precarga de 2 ciclos.





Esta DDR funciona a una frecuencia de 1 GHz. La potencia consumida por la DDR depende de la actividad. Durante un acceso a un bloque de 64 bytes se consumen 10 W (desde que se envía el comando ACTIVE hasta que se completa el PRECHARGE), mientras que el resto del tiempo consume sólo 1 W. Sabemos que el programa P ha tardado 9 segundos y se han realizado 0,2x10<sup>9</sup> accesos de 64 bytes a la DDR.

e) Calcula la potencia media consumida por la memoria DDR durante la ejecución del programa P.



Dado que el rendimiento obtenido hasta ahora es bastante pobre, se ha sugerido hacer prefetch de instrucciones. Se sugiere hacer prefetch en caso de fallo, de forma que en cada fallo se leerán dos bloques de 64 bytes cada uno, el que ha provocado el fallo y el siguiente. En este caso, el controlador de memoria envía los comandos necesarios a la DDR-SDRAM de forma que ambos accesos sean servidos lo más rápidamente posible. Supongamos que los dos bloques están en la misma página de DRAM y esta no está abierta.

f) **Rellena** el siguiente cronograma indicando la ocupación de los distintos recursos para las dos operaciones de lectura de forma que se maximice el ancho de banda útil del bus.



Nuestro procesador traduce las instrucciones x86 a microoperaciones RISC (uops). Cada acceso a la cache consume 2,5 nJ (sea acierto o fallo) y cada instrucción x86 gasta 1 nJ en ser descodificada y traducida a uops. Recuerda que el programa P ejecuta  $10x10^9$  instrucciones dinámicas y realiza  $4x10^9$  accesos a la cache de instrucciones.

g) Calcula la energía consumida por la búsqueda y traducción de las instrucciones x86 durante la ejecución de P.

Se ha decidido introducir una cache de micro-ops donde se guardan las uops que ya han sido traducidas para que en caso de hit no sea necesario descodificar y traducir las instrucciones x86 de nuevo. Con el simulador se ha medido que para ejecutar P se generan  $15x10^9$  uops dinámicas y se realizan  $5x10^9$  accesos a la cache de uops. Gracias a esto se ha reducido el número de accesos a la cache de instrucciones a  $0,4x10^9$  accesos y el numero de instrucciones x86 descodificadas a  $1x10^9$  instrucciones. Un acceso a la cache de uops consume 1,6 nJ.

h) Calcula la energía consumida por el sistema con cache de uops durante la ejecución de P.

| COGNOMS:                                                                                                                                                                                                                                                               | . NOM:                                              |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------|
| 3er Control Arquitectura de Computadors                                                                                                                                                                                                                                | Curs 2013-2014 Q2                                   |
| Problema 3. (3 puntos)                                                                                                                                                                                                                                                 |                                                     |
| Se ha ejecutado un programa P en un sistema con un solo procesador y udenominaremos PC1) y se ha visto que su tiempo de ejecución es de T hor programa P hemos medido (en el PC1) que el programa se ejecuta en tres                                                   | as. Para poder estimar el rendimiento de            |
| Fase 1: Código SECUENCIAL que no puede paralelizarse, ocupa el 18% del                                                                                                                                                                                                 | tiempo de la ejecución de P en el PC1.              |
| Fase 2: Código PARALELIZABLE, ocupa el 64% del tiempo de la ejecución d                                                                                                                                                                                                | e P en el PC1.                                      |
| Fase 3: Código de E/S que pasa todo su tiempo accediendo en el disco D, o P en el PC1.                                                                                                                                                                                 | cupa el 18% del tiempo de la ejecución de           |
| Con el objeto de reducir el tiempo de ejecución del programa, se baraja la por un sistema multiprocesador de 16 procesadores idénticos al del PC1, este sistema multiprocesador le llamaremos PC2.                                                                     |                                                     |
| a) Calcula el máximo speed-up que podría conseguirse al ejecutar el pro                                                                                                                                                                                                | ograma P con el PC2.                                |
| Sabemos que el programa P tiene 10 <sup>5</sup> instrucciones estáticas y ejecuta 10 <sup>1</sup> única que realiza cálculos en punto flotante, se ejecutan 800x10 <sup>14</sup> instrucciones de coma flotante que realizan un total de 200x10 <sup>14</sup> operacio | strucciones, de las cuales 500x10 <sup>14</sup> son |
| b) <b>Calcula</b> los MIPS y MFLOPS al ejecutar el programa P en el PC1 si la e                                                                                                                                                                                        | ···                                                 |
|                                                                                                                                                                                                                                                                        |                                                     |
| c) Calcula la ganancia máxima en MIPS y MFLOPS al ejecutar el progran                                                                                                                                                                                                  | na P en el PC2 en vez de en PC1.                    |
|                                                                                                                                                                                                                                                                        |                                                     |

Otra opción que se ha barajado para mejorar el rendimiento del sistema PC1 es añadir un RAID de discos en lugar del disco duro D. El ancho de banda del disco D es de 250GBytes/s. El RAID nos permite paralelizar la Fase 3, ya que en esta fase hay suficientes accesos como para saturar el ancho de banda de todos los discos.

El RAID de discos del que disponemos tiene 6 discos y puede configurarse como RAID 10 o RAID 5.

| d) | <b>Describe</b> las principales características de cada uno de estos sistemas RAID, dibujando un esquema de cómo se distribuyen los datos y especificando el tipo de entrelazado, el porcentaje de información redundante, el numero de discos que han de fallar para que el sistema deje de ser operativo, el ancho de banda <b>máximo</b> de las lecturas y el ancho de banda <b>máximo</b> de las escrituras.  NOTA: Considerar el mejor de los casos entre accesos secuenciales y aleatorios |
|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    | dimos configurar el sistema de discos como RAID 5.                                                                                                                                                                                                                                                                                                                                                                                                                                               |
| e) | Calcula el speed-up máximo, sobre el PC2, que podemos esperar al ejecutar el programa P en el PC2 usando el RAID 5 de 6 discos en lugar del disco duro D, asumiendo que todos los accesos a disco son lecturas secuenciales.                                                                                                                                                                                                                                                                     |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |
|    |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |